北京理工大学集成电路工程考研经验与复习注意事项
考研政治方面:
在准备政治复习时,建议先浏览一下历年的试题(我个人是后期才开始看,但现在认为初期接触会更有效)。接着,需要结合大纲阅读任汝芬的序列一,并同时完成序列二的练习。不过,我后来发现专注于大纲比看序列一更为有益。尽管我认为没有必要深入研究序列一,但序列二中的习题是必须做的,尤其是选择题部分。我没有特别关注分析题,而选择题的训练能帮助我们识别可能成为考点的知识点,从而使后续大纲的学习更具针对性。大纲我一直反复研读,具体读了多少遍已经记不清了,每当遇到模糊的概念就会查阅以确保理解。
考研数学方面:
首度复习时,我采用了李正元的《复习全书》(粉色封面,经典且有一定难度,适合追求高分者)配合张宇的教学视频来学习高等数学。对于线性代数,我选择了李永乐的《线性代数辅导讲义》及相应的视频课程,这两门课都是边观看视频边阅读教材。对于概率论,我则研读了李王合作的《复习全书》大红色版本。在做讲义练习时,我坚持独立思考,即使需要参考答案,也会按照解题步骤自己重新计算,不允许自己偷懒,并在边上记录解题方法和关键点。如果条件允许,我会将全书完整地复习两遍。我的数学学习时间并不长,大约每天五小时左右。
第一轮复习后,早期内容容易忘记,所以在第二轮,我借助660题来重温知识、巩固提高。在做题前,我会先总结章节的关键知识点,这对深化基本概念的理解非常有益。最后一个月,我每天早上都会完成一套数学试卷,真实试题与模拟试题交替进行,以适应各种题型。熟悉真题有助于掌握重要考点,但可能会遗漏一些边缘知识,这时模拟题的预测价值就显现出来了。我挑选了张宇的8套卷和合工大的预测卷共10套来做,其中的微分方程题目我在之前的预测题中已多次练习,因此答题格外流畅。级数部分我一直感到薄弱,却心存侥幸未加弥补,导致考试时遇到大题只能凭空想象,十分困难。后期,我的真题成绩稳定在135分以上,模拟题则保持在120分以上。一旦发现遗忘的知识点,我会抽出时间专门复习,面对模拟题的挫折也很正常,通常我会用一天时间来填补学习的空白。如果有更多的时间,我会多做一些模拟题,因为明显感觉到自己的熟练程度还有待提高,所以考研准备越早开始越好。
考研英语方面:
我用的是张剑的黄皮书来学习英语,侧重于完成填空和阅读部分。每日的任务不在于数量,更重要的是理解和适应真题的风格,并保持持续的解题状态。从1997年到2019年的真题集我在十二月初左右完成,之后的半个月我做了些模拟试题,目的是维持感觉,防止技能退化。对于真题中的作文,我没全部撰写,挑选了几个典型的题目来练手。由于我在高中的时候就练过手写印刷体,所以没特别练习书法。如果你们的书写欠佳,可以考虑购买字帖提升,英文书写其实很容易进步。至于词汇,我没有借助单词书,之前备考托福时,我采用过《17天搞定GRE单词》的方法集中记忆过托福词汇,所以在考研期间我只是每天用扇贝单词软件保持对词汇的熟悉,每天记住500个。我对背单词的经验就是:一次大量,多次复习。如果你在背词方面遇到困难,我强烈建议你参考《17天搞定GRE单词》这本书,并遵循它的策略。词汇量的多少直接影响阅读速度和准确性。
考研专业课方面:
集成电路工程基础涵盖了电路理论、半导体物理、数字逻辑设计等多个领域,它既是基础,也是核心。你需深入理解半导体物理的基本概念,如能带理论、载流子的性质等,这是理解集成电路工作原理的基础。电路分析能力也是非常关键的一部分,要熟练掌握电路定理,如基尔霍夫定律、欧姆定律,并能灵活应用到复杂电路中解决问题。
数字逻辑设计是集成电路工程的重要部分,重点在于了解并掌握各种逻辑门电路、组合逻辑电路、时序逻辑电路的工作原理和设计方法,以及VHDL或Verilog HDL编程语言,这些都是实际设计中的工具。对这部分,多做实践题,凭编写代码实现逻辑功能,加深理解和记忆。
微电子工艺流程也非常重要,包括氧化、扩散、光刻、刻蚀等步骤,理解这些工艺如何影响器件性能,以及如何优化工艺参数,都是考试可能涉及的内容。这里需结合教材和实验指导书进行深入学习。
学习方法上,我认为“理解+实践”是最有效的。理论学习的,尝试做一些模拟试题,或者参与一些项目实践,将理论知识应用到实际问题中,这样既能检验自有的理解程度,也能提升解决实际问题的能力。定期复习也很重要,避免学到后面忘记前面,形成扎实的知识体系。